1.主要特点
可接受外部串行A/D提供的64/128Kb/s的8bit A/p数据或16bit线性数据,并实现全/半双工压缩和解压,以将其压缩为由主机通过命令字决定的格式。可压缩为8.5/s.3/5.3/4.8/4.1Kb/s的数据,当压缩为6.3/5.3Kb/s时,符合ITU-G.723.1标准。
内有实时回音抵消和自动增益控制电路,当发送端与接收端抽样时钟不同步时,系统可自动添加或删除帧。
CT8022有128个引脚,分为6类。
(1)主机接口引脚
HSTDB0~7:主机数据总线。
HSTAB0~3:主机地址线。其中HSTAB0用来选择l6位控制字的高8位或低8位,当为0时选择低8位,为1时选择高8位。
HSTRDN:主机读允许信号,允许主机从由HSTABl~3译码后所选择的主机接口寄存器中读出数据。
HSTWRN:主机写允许信号,允许主机向由HSTABl~3译码后所选择的主机接口寄存器中写入数据。
HSTCSN:主机接口选中信号,在对CT8022读写时,该引脚与HSTRDN、HSTWRN和HSTAB0~3共同作用;当HSTCSN有效时,HSTAB0~3应保持不变;在DMA方式时,此信号应置为无效。
(2)数据/程序存储器引脚
MDB0~15:外部数据存储器数据总线。
ADDR0~15:外部数据存储器地址总线。
BSEL:外部数据总线字节选择,当外接非16位宽度的内存时该引脚有用。
DRDN:外部数据存储器读允许。
DWRN:外部数据存储器写允许。
PRDN:外部程序内存读允许。
PRWN:外部程序内存写允许。
CREADN:同时读取外部程序和数据存储器引脚。
DCSN:外部数据存储器片选信号,不用时接地。
(3)时钟引脚
SLK:CODEC接口移位时钟。
FsYNC:CODEC接口帧同步时钟。
XIN:晶体/外部时钟输入。
XOUT:晶体输出端。
CLKOUT:CT8022语音压缩芯片的核心频率,由内部频率45.056MHz分频得到,分频因子可通过命令设置。
PLLR、PLLC、PLLT、AVCC、AGND:PLL支持引脚,连接方法如图7-3—1所示。
PLLBYPASS:禁用内部PLL,用于XIN端直接外接90.112MHz时钟时用。
(4)CODEC引脚
DX0:用于串行输出已解压信号至CODEC0。
DR0:用于从CODEC0串行输入8/16bit格式信号。
DX1:用于串行输出已解压信号至CODECl。
DRl:用于从CODECl串行输入8/16bit格式信号。
(5)DMA引脚
TXDREQ:DMA发送请求信号。数据的传输可采用DMA方式或主机访问方式,具体方式可在初始
化时通过向硬件控制寄存器(HCR)写控制命令来控制。
TXDACKN:DMA发送允许。
RXDREQ:DMA接收请求信号。
RXDACKN:DMA接收允许信号。
(6)其他引脚
GNDl~18:接地引脚。
VCCl~18:接5V电源。
IRQN:中断请求信号。
RSTN:复位端口。
GPI0 0~7:通用I/O脚,与该器件以前的系列CT8015兼容。
BRQN、ABORTN、EINTN:保留引脚,可通过1OkΩ上拉电阻与VCC相连。
BGRNTN,BRDN:保留,不连接。
EXTP,BMODE,DBG,BOOT,URST,TEST:保留,接地。
应注意,以上各引脚名称中,如果最后一个字母为N,则表示该脚为低有效。
工作原理
对CT8022语音压缩芯片的控制是通过片内的8/16位控制/状态/数据接口来进行的。该接口可映像到内部的主机控制地址空间,使得CT8022可与廉价的8位或16位微控制器一起使用。控制器通过向控制寄存器写控制字来对CT8022进行操作,并通过读状态寄存器得到状态信息。语音数据可通过深度可变的、最长为16个字的接收或发送缓冲器由主机存取或DMA方式来进行记录或播放。这些控制寄存器包括硬件控制寄存器(HCS)、硬件状态寄存器(HSR)、软件控制寄存器(SCR)、软件状态寄存器(SSR)、辅助软件控制寄存器(ASCR)和辅助软件状态寄存器(ASSR)等,而器件中的缓冲器则通过主机读/写数据缓冲访问端口来进行语言数据的操作。
CT8022包含2个16字(32字节)的数据缓冲区,通过它,主机可以向CT8022发送数据,同时主机也可接收CT8022的数据。这两个缓冲区的访问权由CT8022控制,主机可通过2个i6位的主机数据缓冲端口间接访问。由于主机数据总线为8位,因此应根据HSTAB0选择来访问高/低字节,并由CT8022内部的地址计数器产生访问所需的地址。